某同步总线的时钟频率为100MHz,宽蔓为32位,地址/数据线复用,每传输一个 地址或者数据占有一个时钟周期。若该总线支持burst(猝发)传输方式,则一次“主存 写”总线事务传输128位数据所需要的时间至少是(42)。
A.20ns
B.40ns
C.50ns
D.80ns
当代流行的标准总线内部结构包含:()由地址线、数据线、控制线组成;();中断和同步总线;()
点击查看答案
假设一个同步总线的时钟频率为50MHz,总线宽度为32位,该总线的最大数据传输率为多少?若要将该总线的带宽提高一倍,可以有哪几种方案?
某RAM存储器容量为32K×16位则地址线为(),数据线为()。
8086和8088是怎样解决地址线和数据线的复用问题的?
已知某微机的RAM容量为4K×8位.那么该微机有()地址线,有()条数据线。若首地址为4800H,末地址为()H。
HM6116 芯片地址线及数据线为()。A、1条地址线;16条数据线B、10条地址线;8条数据线C、11条地址线;8条数据线D、10条地址线;16条数据线
已知一个SRAM 芯片的容量为8KB×8,该芯片的地址线为多少条?数据线为多少条?